Produktdetails:
|
Zahl von Kanälen: | Vier empfangen, vier übertragen | Frequenzbereich:: | 10 MHZ zu 6000MHz |
---|---|---|---|
Bandbreite:: | 100MHz pro Kanal | Eigenschaft:: | Doppel-SPF+-Häfen (1 Gigabit Ethernet, 10 Gigabit Ethernet, Aurora) |
FPGA:: | Xilinx Zynq-7100 Soc | DAC:: | 14 Bit |
Markieren: | USRP SDR N310 Ettus 100MHz,DAC 14 gebissener USRP SDR,Bit USRP SDR DAC 14 |
Universal-Software-Radio-Peripherie, USRP-LW N310, kompatibel mit ETTUS USRP N310
Produktübersicht
USRP-LW N310 ist ein Netz SDR, der die Entwicklung von umfangreichen zuverlässigen und fehlertoleranten drahtlosen Verbundsystemen liefert. Das USRP-LW N310 vereinfacht die Steuerung und das Management des SDR-Systems, indem es die Fähigkeit vorstellt, Aufgaben, wie Aktualisierung von Software, Neu starten, Fabrikzurückstellen, selbstprüfende, host-/ARMentstörung und Überwachung des Netzbetriebs entfernt durchzuführen. USRP-LW N310 provids 4 Kanäle mit 4 empfangenden Kanälen innerhalb einer Höhe von 0.5U. Die Hochfrequenzvorderseite nimmt zwei ad9371 Transceivers, dieses ist eine Art späteste analoge Ausrüstungshochfrequenztechnologie an. Jeder Kanal liefert blitzschnelle Bandbreite bis 100 MHZ und umfasst einen ausgedehnten Frequenzbereich von 10 MHZ zu 6 Gigahertz.
Hauptmerkmale
· Zuverlässige und fehlertolerante Entwicklung.
· Fernverwaltungsfähigkeiten.
· Stützunabhängiger (eingebettet) oder Wirt-ansässige (Netz) Operation.
· Abdeckung der Frequenz 10MHz-6GHz.
· Bis 100M blitzschnelle Bandbreite pro Kanal.
· Unterstützung 4 senden und 4, gleichzeitig zu empfangen.
· Transceiverfilterbank. · 16 Bit ADC, 14 Bit DAC.
· Konfigurierbare Abtastrate: 122,88, 125 und 153,6 MS/s.
· Eingebautes Xilinx Zynq-7100 Soc FPGA.
· CPU Doppel-Kern ARM-Cortex-A9 800 MHZ.
· Doppel-SPF+-Häfen (1 Gigabit Ethernet, 10 Gigabit Ethernet, Aurora).
· Stützexterner Uhrhinweis und PPS-Zeithinweis.
· Unterstützung externes RX, Hafeninput TX LO. · Eingebautes GPSDO. · 1 Art EIN USB-Wirtshafen. · 1 MikroUSB-Hafen (Serienkonsole, JTAG).
· Eingebauter kundengebundener Linux.
· UHD3.11.0 oder Unterstützung der neueren Version.
· Entwicklungsrahmen RFNoC FPGA.
· Entwurfs-Reihe Xilinx Vivado 2017,4 (Lizenz nicht enthalten).
· Radio der Unterstützungsgnu.
Basisbandprozessor: Der USRP-LW N310 Basisbandprozessor verwendet Xilinxs zynq-7100 Soc, das einen Reichtum von programmierbarem FPGA für die verarbeitende Realzeitanforderungen und Niedriglatenz zur Verfügung stellt, und Doppel-kern ARM-CPU-Inselbetrieb. Benutzer können Anwendungen auf dem vorinstallierten Linux eingebetteten Betriebssystem einsetzen, oder benutzen Sie Hochgeschwindigkeitsschnittstellen wie Gigabit Ethernet-Wirt, 10 Gigabit Ethernet. Synchronisieren Sie: USRP-LW N310 hat eine flexible Bezugtaktgeber-Entwurfsarchitektur, die externes PPS, Uhrbezugszeithinweis, externen LO-Input und gpsdo stützt, das für die Realisierung von Systemen der Hoch-Kanalzählung MIMO hilfreich ist.
Ansprechpartner: Mr. Chen
Telefon: 18062514745