logo
Ein guter Preis. Online

Einzelheiten zu den Produkten

Created with Pixso. Zu Hause Created with Pixso. Produits Created with Pixso.
USRP SDR
Created with Pixso. USRP-LW E310∙ Eingebettete USRP SDR Software definierte Radio E310 Ettus Leichtgewicht Kleine Größe

USRP-LW E310∙ Eingebettete USRP SDR Software definierte Radio E310 Ettus Leichtgewicht Kleine Größe

Markenbezeichnung: Luowave
Modellnummer: E310
MOQ: 1-teilig
Preis: USD
Lieferzeit: Stellen-Waren oder 30 Tage
Zahlungsbedingungen: T/T
Einzelheiten
Herkunftsort:
China
Verpackung Informationen:
Papierkasten \ Papier-Karton
Versorgungsmaterial-Fähigkeit:
1-teilig
Hervorheben:

Definierter Radio DCs 6V Software

,

DC 6V bettete Software definierten Radio ein

,

DC 6V bettete Software definierte Radios ein

Beschreibung des Produkts

Eingebettete Reihe USRP-LW E310

Das USRP-LW E310 ist ein eingebettetes SDR-Gerät. Der Rf AD9361 stellte analoges Gerät stützt 2x2 MIMO mit einem Frequenzbereich 70 Gigahertz MHz-6 und einer vorübergehenden Bandbreite von 56 MHZ ein. Mit einer Größe von 133 x 68 x 26,4-Millimeter- und Leistungsaufnahme so niedrig wie 2-6 Watt, ist es ein mobiles und eingebettetes SDR-Gerät mit den Vorteilen der leichten, kleinen Energie und des klein. Die Basisbandverarbeitung wird auf einem reconfigurable Zynq 7020 IC laufen gelassen, das Xilinx 7 Reihe FPGAs mit integrierten Prozessoren Doppel-kern ARMES A9 kombiniert. Unter Verwendung Linuxs Betriebssystem. Wie alle USRP-Geräte liefert die Architektur der freien Software plattformübergreifende Stütz- und USRP-Hardware-Fahrer (UHDs). UHD-Unterstützungen die meisten Anwendungen und SDR-Rahmen wie GNU-Radio.

USRP-LW E310∙ Eingebettete USRP SDR Software definierte Radio E310 Ettus Leichtgewicht Kleine Größe 0

Hauptmerkmale:

  • Die maximale empfangene Signalbandbreite ist 56M
  • Frequenzen umfassen 70 MHZ - 6 Gigahertz
  • 12-bit ADC/DAC
  • Wählen Sie Filterbanken vor
  • Prozessor Doppel-Kern ARM Cortex A9-866 MHZ, Xilinx Zynq 7020 Soc FPGA
  • 1GB DDR3 RAM für ARM CPUs, 512 MB DDR3 RAM für FPGA-Logik
  • Armprozessoren, die bis Rate zur Beispiel 10MS/s sich stützen
  • Ethernet und USB-Schnittstellensteuerung
  • Eingebaute offene Quelle UHD3.9.2 und API-Schnittstelle
  • Eingebaute Trägheitsmesseinheit mit 9 Achsen
  • Ein FPGA-Entwicklungsrahmen, der RFNoC stützt
  • Stereoaudioausgang und Monomikrofoninput
  • Integrierter GPS-Systemempfänger
  • Maße: 133 x 68 x 26,4 Millimeter Gewicht: 375 g
  • Unterstützung für GNU-Radio

 

In Verbindung stehende Parameter:

 

Parameterkategorie Zahlenwert Einheit Parameterkategorie Zahlenwert Einheit
Input/Output Rf-Leistungsparameter
Gleichspannungsinput 5-15 V Frequenzbereich 70-6000 MHZ
Leistungsaufnahme 2-6 W Spitzenleistung >10 dBm
Bekehrtmodulparameter Tragen Sie einen drittrangigen Schnittpunkt ein -20 dBm
ADC-Abtastrate (maximal 61,44 MS/s Rauschmaß <8> DB
ADC-Entschließung 12 Stückchen Physikalische Eigenschaften    
DAC-Abtastrate 61,44 MS/s Größe 133×68×26.4 cm
DAC-Entschließung 12 Stückchen Gewicht 375 g
Lokale Erschütterungsgenauigkeit 2,0 PPMs      

 

Leistungs-Beschreibung:

Der Transceiver AD9361 an der Rf-Vorderseite liefert blitzschnelle Bandbreite von bis 56 MHZ, umfasst einen Frequenzbereich 70 Gigahertz MHz-6 und stützt 2X2 MIMO. Rf-Vorwahlfilter hat bei der Vorderseite von übertragen und empfangen Verbindungen, Frequenzselektivität zu erhöhen ein Bankkonto.

Der Basisbandprozessor verwendet das Xilinx Zynq 7020 Soc, um die FPGA-beschleunigte Datenverarbeitung zur Verfügung zu stellen, kombiniert mit der unabhängigen Operation, die durch eine Doppel-kern ARM-CPU gestützt wird. Das USRP-LW E310 integriert einen Reichtum von Peripherie wie einem integrierten GPS-Empfänger für Standortbewusstsein und Zeitsynchronisierung und einen Doppel-USB-Wirtshafen für ausgedehnte Lagerung und andere Ein-Ausgabegeräte. Unter Verwendung der ab Lagergeräte können Benutzer schnell Prototyp und eingebettete Anwendungen zu entwickeln.

Das USRP bettete Familie verwendet eine kundengebundene Linux-Verteilung des OpenEmbedded-Rahmens, um den spezifischen Bedarf der Anwendung zu erfüllen ein. Die Nichterfüllung, die Betriebssystem ist, kommt vorinstalliert mit Software USRP-Hardware Driver™ (UHD) und aus dritter QuelleEntwicklungswerkzeugen wie GNU-Radio. Das E310 stützt auch RFNoC-Technologie, einen Entwicklungsrahmen RFNoC FPGA, der zur Ausführung von Realzeitberechnung und zum Erfüllen der Bedingungen der Breitbandsignalaufbereitung fähig ist.

 

Betriebssystem- und Entwicklungsrahmen

Betriebssystem OpenEmbedded Linux (vorinstalliert).
Softwareentwicklungsrahmen

UHD (vorinstalliert).

GNU-Radio (vorinstalliert).

Xilinx ISE Design Suite

 

Ein guter Preis. Online

Einzelheiten Zu Den Produkten

Created with Pixso. Zu Hause Created with Pixso. Produits Created with Pixso.
USRP SDR
Created with Pixso. USRP-LW E310∙ Eingebettete USRP SDR Software definierte Radio E310 Ettus Leichtgewicht Kleine Größe

USRP-LW E310∙ Eingebettete USRP SDR Software definierte Radio E310 Ettus Leichtgewicht Kleine Größe

Markenbezeichnung: Luowave
Modellnummer: E310
MOQ: 1-teilig
Preis: USD
Verpackungsdetails: Papierkasten \ Papier-Karton
Zahlungsbedingungen: T/T
Einzelheiten
Herkunftsort:
China
Markenname:
Luowave
Modellnummer:
E310
Min Bestellmenge:
1-teilig
Preis:
USD
Verpackung Informationen:
Papierkasten \ Papier-Karton
Lieferzeit:
Stellen-Waren oder 30 Tage
Zahlungsbedingungen:
T/T
Versorgungsmaterial-Fähigkeit:
1-teilig
Hervorheben:

Definierter Radio DCs 6V Software

,

DC 6V bettete Software definierten Radio ein

,

DC 6V bettete Software definierte Radios ein

Beschreibung des Produkts

Eingebettete Reihe USRP-LW E310

Das USRP-LW E310 ist ein eingebettetes SDR-Gerät. Der Rf AD9361 stellte analoges Gerät stützt 2x2 MIMO mit einem Frequenzbereich 70 Gigahertz MHz-6 und einer vorübergehenden Bandbreite von 56 MHZ ein. Mit einer Größe von 133 x 68 x 26,4-Millimeter- und Leistungsaufnahme so niedrig wie 2-6 Watt, ist es ein mobiles und eingebettetes SDR-Gerät mit den Vorteilen der leichten, kleinen Energie und des klein. Die Basisbandverarbeitung wird auf einem reconfigurable Zynq 7020 IC laufen gelassen, das Xilinx 7 Reihe FPGAs mit integrierten Prozessoren Doppel-kern ARMES A9 kombiniert. Unter Verwendung Linuxs Betriebssystem. Wie alle USRP-Geräte liefert die Architektur der freien Software plattformübergreifende Stütz- und USRP-Hardware-Fahrer (UHDs). UHD-Unterstützungen die meisten Anwendungen und SDR-Rahmen wie GNU-Radio.

USRP-LW E310∙ Eingebettete USRP SDR Software definierte Radio E310 Ettus Leichtgewicht Kleine Größe 0

Hauptmerkmale:

  • Die maximale empfangene Signalbandbreite ist 56M
  • Frequenzen umfassen 70 MHZ - 6 Gigahertz
  • 12-bit ADC/DAC
  • Wählen Sie Filterbanken vor
  • Prozessor Doppel-Kern ARM Cortex A9-866 MHZ, Xilinx Zynq 7020 Soc FPGA
  • 1GB DDR3 RAM für ARM CPUs, 512 MB DDR3 RAM für FPGA-Logik
  • Armprozessoren, die bis Rate zur Beispiel 10MS/s sich stützen
  • Ethernet und USB-Schnittstellensteuerung
  • Eingebaute offene Quelle UHD3.9.2 und API-Schnittstelle
  • Eingebaute Trägheitsmesseinheit mit 9 Achsen
  • Ein FPGA-Entwicklungsrahmen, der RFNoC stützt
  • Stereoaudioausgang und Monomikrofoninput
  • Integrierter GPS-Systemempfänger
  • Maße: 133 x 68 x 26,4 Millimeter Gewicht: 375 g
  • Unterstützung für GNU-Radio

 

In Verbindung stehende Parameter:

 

Parameterkategorie Zahlenwert Einheit Parameterkategorie Zahlenwert Einheit
Input/Output Rf-Leistungsparameter
Gleichspannungsinput 5-15 V Frequenzbereich 70-6000 MHZ
Leistungsaufnahme 2-6 W Spitzenleistung >10 dBm
Bekehrtmodulparameter Tragen Sie einen drittrangigen Schnittpunkt ein -20 dBm
ADC-Abtastrate (maximal 61,44 MS/s Rauschmaß <8> DB
ADC-Entschließung 12 Stückchen Physikalische Eigenschaften    
DAC-Abtastrate 61,44 MS/s Größe 133×68×26.4 cm
DAC-Entschließung 12 Stückchen Gewicht 375 g
Lokale Erschütterungsgenauigkeit 2,0 PPMs      

 

Leistungs-Beschreibung:

Der Transceiver AD9361 an der Rf-Vorderseite liefert blitzschnelle Bandbreite von bis 56 MHZ, umfasst einen Frequenzbereich 70 Gigahertz MHz-6 und stützt 2X2 MIMO. Rf-Vorwahlfilter hat bei der Vorderseite von übertragen und empfangen Verbindungen, Frequenzselektivität zu erhöhen ein Bankkonto.

Der Basisbandprozessor verwendet das Xilinx Zynq 7020 Soc, um die FPGA-beschleunigte Datenverarbeitung zur Verfügung zu stellen, kombiniert mit der unabhängigen Operation, die durch eine Doppel-kern ARM-CPU gestützt wird. Das USRP-LW E310 integriert einen Reichtum von Peripherie wie einem integrierten GPS-Empfänger für Standortbewusstsein und Zeitsynchronisierung und einen Doppel-USB-Wirtshafen für ausgedehnte Lagerung und andere Ein-Ausgabegeräte. Unter Verwendung der ab Lagergeräte können Benutzer schnell Prototyp und eingebettete Anwendungen zu entwickeln.

Das USRP bettete Familie verwendet eine kundengebundene Linux-Verteilung des OpenEmbedded-Rahmens, um den spezifischen Bedarf der Anwendung zu erfüllen ein. Die Nichterfüllung, die Betriebssystem ist, kommt vorinstalliert mit Software USRP-Hardware Driver™ (UHD) und aus dritter QuelleEntwicklungswerkzeugen wie GNU-Radio. Das E310 stützt auch RFNoC-Technologie, einen Entwicklungsrahmen RFNoC FPGA, der zur Ausführung von Realzeitberechnung und zum Erfüllen der Bedingungen der Breitbandsignalaufbereitung fähig ist.

 

Betriebssystem- und Entwicklungsrahmen

Betriebssystem OpenEmbedded Linux (vorinstalliert).
Softwareentwicklungsrahmen

UHD (vorinstalliert).

GNU-Radio (vorinstalliert).

Xilinx ISE Design Suite

 

google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo