Nachricht senden
Startseite ProdukteEingebetteter SDR

Eingebetteter Software definierter Radio Luowave USRP 2944 USRP

Bescheinigung
China Wuhan Tabebuia Technology Co., Ltd. zertifizierungen
Ich bin online Chat Jetzt

Eingebetteter Software definierter Radio Luowave USRP 2944 USRP

Eingebetteter Software definierter Radio Luowave USRP 2944 USRP
Eingebetteter Software definierter Radio Luowave USRP 2944 USRP

Großes Bild :  Eingebetteter Software definierter Radio Luowave USRP 2944 USRP

Produktdetails:
Herkunftsort: China
Markenname: Luowave
Modellnummer: USRP-LW 2944
Zahlung und Versand AGB:
Min Bestellmenge: 1-teilig
Preis: USD
Verpackung Informationen: Papierkasten \ Papier-Karton
Lieferzeit: Stellen-Waren oder 30 Tage
Zahlungsbedingungen: T/T
Versorgungsmaterial-Fähigkeit: 1-teilig

Eingebetteter Software definierter Radio Luowave USRP 2944 USRP

Beschreibung
Bandbreite: 40 MHZ Frequenzbereich: 10MHz-6GHz
FPGA: das XC7K410T Aufgesteckte Platinen: UBX-LW 40MHZ
GPSDO: Nicht nach innen Schnittstelle: 1/10-Gigabit-Hafen, PCIE
Markieren:

USRP 2944 160MHz

,

160MHz 2944 USRP

,

2944 USRP 160MHz

Luowave USRP 2944

Das USRP-LW 2944 ist eine leistungsstarke, ersteigbare Software-definierte Plattform des Radios (SDR) für die entwerfenden und einsetzenden zukünftigen drahtlosen Kommunikationssysteme. Es besteht aus einem USRP-LW X310 und zwei UBX-LW 40MHz Rf-Tochterbrettern

 

Die USRP-LW 2944 Hardwarearchitektur kombiniert zwei erweiterte Bandbreitentochterbrettschlitze mit einer Bandbreite von bis 40M von 10MHz zu 6GHz. Und sie kennzeichnet mehrfache Hochgeschwindigkeitsschnittstellen, um von zu wählen (Häfen PCIe, Gigabit/10 Gigabit Ethernet) sowie ein rohstoffreiches, Benutzer-programmierbares Kintex-7 FPGA. Darüber hinaus benutzt das USRP-LW 2944 einen plattformübergreifenden UHD Fahrer der offenen Quelle, mit vielen Entwicklungsrahmen, kompatiblen Bezugsarchitektur und Projekten der offenen Quelle.

 

Als der digitale Verarbeitungskern des USRP-LW 2944 liefert das XC7K410T FPGA Hochgeschwindigkeitszusammenhang zwischen allen Hauptteilen. Schließt Rf-Vorderseite, Wirtsschnittstelle und Gedächtnis DDR3 ein. Die Nichterfüllung FPGA stellt ganz UHDs für die Kontrolle des digitalen downconversion und des digitalen upconversion, der feinen Frequenzabstimmung und einiger anderer DSP-Funktionsblöcke zur Verfügung. Benutzer können den Ersatzraum des rohstoffreichen Kintex-7 FPGA, plus den RFNoC-Entwicklungsrahmen nutzen, der durch USRP gestützt wird, um ihre eigenen DSP-Verarbeitungsmodule zu entwickeln und einzuführen.


 

TheUSRP-LW 2944 bietet eine Vielzahl von Hochgeschwindigkeitsschnittstellen an, um von zu wählen. Auf der Platte des Gerätes, ist der Gigabit Ethernet-Hafen eine der einfachsten und allgemein verwendetsten Weisen anzuschließen. Für Anwendungen mit ausgedehnter Bandbreite und niedriger Latenz, wie PHY-/MACstudien, stellt das X310 eine leistungsfähige Busschnittstelle PCIe x4 für diese deterministische Operation zur Verfügung. Wenn die Anwendung die Netzaufnahme oder -knoten verwendet, die verarbeiten, ist der 10-Gigabit-Hafen die beste Wahl.

 

Das USRP-LW 2944 schließt viele zusätzlichen Eigenschaften ein, die einigen anderen drahtlosen Anwendungen helfen. Zum Beispiel in FPGA-Entwurf, kann das 1GB DDR3 auf dem Motherboard als Datenpufferbetrieb und -Datenspeicherung verwendet werden. Das optionale interne GPSDO liefert Hochpräzisionsfrequenzhinweis, wenn es auf dem GPS-System mit einer Synchronisierungsverzögerung von kleiner als 50ns synchronisiert wird. Erlaubt dem Benutzer, externe Komponenten wie Verstärker und Schalter durch die GPIO-Schnittstelle zu steuern, Stützinput wie Ereignisauslöser und beobachtet ausprüfen Signale. Das USRP-LW 2940 schließt auch einen internen JTAG-Adapter mit ein, der Entwicklern erlaubt, neue FPGA-Bilder leicht zu laden und auszuprüfen.

 

 

 

Kontaktdaten
Wuhan Tabebuia Technology Co., Ltd.

Ansprechpartner: Mr. Chen

Telefon: 18062514745

Senden Sie Ihre Anfrage direkt an uns (0 / 3000)