Produktdetails:
|
Markieren: | Definierter Radio DCs 6V Software,DC 6V bettete Software definierten Radio ein,DC 6V bettete Software definierte Radios ein |
---|
Eingebettete Reihe USRP-LW E310
Das USRP-LW E310 ist ein eingebettetes SDR-Gerät. Der Rf AD9361 stellte analoges Gerät stützt 2x2 MIMO mit einem Frequenzbereich 70 Gigahertz MHz-6 und einer vorübergehenden Bandbreite von 56 MHZ ein. Mit einer Größe von 133 x 68 x 26,4-Millimeter- und Leistungsaufnahme so niedrig wie 2-6 Watt, ist es ein mobiles und eingebettetes SDR-Gerät mit den Vorteilen der leichten, kleinen Energie und des klein. Die Basisbandverarbeitung wird auf einem reconfigurable Zynq 7020 IC laufen gelassen, das Xilinx 7 Reihe FPGAs mit integrierten Prozessoren Doppel-kern ARMES A9 kombiniert. Unter Verwendung Linuxs Betriebssystem. Wie alle USRP-Geräte liefert die Architektur der freien Software plattformübergreifende Stütz- und USRP-Hardware-Fahrer (UHDs). UHD-Unterstützungen die meisten Anwendungen und SDR-Rahmen wie GNU-Radio.
Hauptmerkmale:
In Verbindung stehende Parameter:
Parameterkategorie | Zahlenwert | Einheit | Parameterkategorie | Zahlenwert | Einheit |
Input/Output | Rf-Leistungsparameter | ||||
Gleichspannungsinput | 5-15 | V | Frequenzbereich | 70-6000 | MHZ |
Leistungsaufnahme | 2-6 | W | Spitzenleistung | >10 | dBm |
Bekehrtmodulparameter | Tragen Sie einen drittrangigen Schnittpunkt ein | -20 | dBm | ||
ADC-Abtastrate (maximal | 61,44 | MS/s | Rauschmaß | <8> | DB |
ADC-Entschließung | 12 | Stückchen | Physikalische Eigenschaften | ||
DAC-Abtastrate | 61,44 | MS/s | Größe | 133×68×26.4 | cm |
DAC-Entschließung | 12 | Stückchen | Gewicht | 375 | g |
Lokale Erschütterungsgenauigkeit | 2,0 | PPMs |
Leistungs-Beschreibung:
Der Transceiver AD9361 an der Rf-Vorderseite liefert blitzschnelle Bandbreite von bis 56 MHZ, umfasst einen Frequenzbereich 70 Gigahertz MHz-6 und stützt 2X2 MIMO. Rf-Vorwahlfilter hat bei der Vorderseite von übertragen und empfangen Verbindungen, Frequenzselektivität zu erhöhen ein Bankkonto.
Der Basisbandprozessor verwendet das Xilinx Zynq 7020 Soc, um die FPGA-beschleunigte Datenverarbeitung zur Verfügung zu stellen, kombiniert mit der unabhängigen Operation, die durch eine Doppel-kern ARM-CPU gestützt wird. Das USRP-LW E310 integriert einen Reichtum von Peripherie wie einem integrierten GPS-Empfänger für Standortbewusstsein und Zeitsynchronisierung und einen Doppel-USB-Wirtshafen für ausgedehnte Lagerung und andere Ein-Ausgabegeräte. Unter Verwendung der ab Lagergeräte können Benutzer schnell Prototyp und eingebettete Anwendungen zu entwickeln.
Das USRP bettete Familie verwendet eine kundengebundene Linux-Verteilung des OpenEmbedded-Rahmens, um den spezifischen Bedarf der Anwendung zu erfüllen ein. Die Nichterfüllung, die Betriebssystem ist, kommt vorinstalliert mit Software USRP-Hardware Driver™ (UHD) und aus dritter QuelleEntwicklungswerkzeugen wie GNU-Radio. Das E310 stützt auch RFNoC-Technologie, einen Entwicklungsrahmen RFNoC FPGA, der zur Ausführung von Realzeitberechnung und zum Erfüllen der Bedingungen der Breitbandsignalaufbereitung fähig ist.
Betriebssystem- und Entwicklungsrahmen
Betriebssystem | OpenEmbedded Linux (vorinstalliert). |
Softwareentwicklungsrahmen |
UHD (vorinstalliert). GNU-Radio (vorinstalliert). Xilinx ISE Design Suite |
Ansprechpartner: Mr. Chen
Telefon: 18062514745