Nachricht senden
Startseite ProdukteEingebetteter SDR

Ersteigbare Software definierter Radio 120MHz USRP 2940 1GB DDR3

Bescheinigung
China Wuhan Tabebuia Technology Co., Ltd. zertifizierungen
Ich bin online Chat Jetzt

Ersteigbare Software definierter Radio 120MHz USRP 2940 1GB DDR3

Ersteigbare Software definierter Radio 120MHz USRP 2940 1GB DDR3
Ersteigbare Software definierter Radio 120MHz USRP 2940 1GB DDR3

Großes Bild :  Ersteigbare Software definierter Radio 120MHz USRP 2940 1GB DDR3

Produktdetails:
Herkunftsort: China
Markenname: Luowave
Modellnummer: USRP-LW 2940
Zahlung und Versand AGB:
Min Bestellmenge: 1-teilig
Preis: USD
Verpackung Informationen: Papierkasten \ Papier-Karton
Lieferzeit: Stellen-Waren oder 30 Tage
Zahlungsbedingungen: T/T
Versorgungsmaterial-Fähigkeit: 1-teilig

Ersteigbare Software definierter Radio 120MHz USRP 2940 1GB DDR3

Beschreibung
Bandbreite: 120 MHZ Frequenzbereich: 50 MHZ bis 2,2 Gigahertz
FPGA: das XC7K410T Aufgesteckte Platinen: WBX-LW 120MHz
Datenspeicherung: 1GB DDR3 Schnittstelle: 1/10-Gigabit-Hafen, PCIE
Markieren:

Software definierter Radio 120MHz

,

USRP 2940 1GB DDR3

,

ersteigbare Software definierter Radio

Software definierter Radio, USRP-LW 2940, 120MHz

 

Das USRP-LW 2940 ist eine leistungsstarke, ersteigbare Software-definierte Plattform des Radios (SDR) für die entwerfenden und einsetzenden zukünftigen drahtlosen Kommunikationssysteme. Es besteht aus einem USRP-LW X310 und zwei WBX-LW 120MHz Rf-Tochterbrettern

 

Die USRP-LW 2940 Hardwarearchitektur kombiniert zwei erweiterte Bandbreitentochterbrettschlitze mit einer Bandbreite von bis 120M von 50 MHZ bis 2,2 Gigahertz. Und sie kennzeichnet mehrfache Hochgeschwindigkeitsschnittstellen, um von zu wählen (Häfen PCIe, Gigabit/10 Gigabit Ethernet) sowie ein rohstoffreiches, Benutzer-programmierbares Kintex-7 FPGA. Darüber hinaus benutzt das USRP-LW 2940 einen plattformübergreifenden UHD Fahrer der offenen Quelle, mit vielen Entwicklungsrahmen, kompatiblen Bezugsarchitektur und Projekten der offenen Quelle.

 

Als der digitale Verarbeitungskern des USRP-LW 2940 liefert das XC7K410T FPGA Hochgeschwindigkeitszusammenhang zwischen allen Hauptteilen. Schließt Rf-Vorderseite, Wirtsschnittstelle und Gedächtnis DDR3 ein. Die Nichterfüllung FPGA stellt ganz UHDs für die Kontrolle des digitalen downconversion und des digitalen upconversion, der feinen Frequenzabstimmung und einiger anderer DSP-Funktionsblöcke zur Verfügung. Benutzer können den Ersatzraum des rohstoffreichen Kintex-7 FPGA, plus den RFNoC-Entwicklungsrahmen nutzen, der durch USRP gestützt wird, um ihre eigenen DSP-Verarbeitungsmodule zu entwickeln und einzuführen.

Die USRP-LW 2940 Ausrüstungs-Ausrüstung schließt ein: ein USRP-LW 2940 Hauptgerät, Gigabitkabel, SFP+-Gigabitadapter, Stromadapter, Kabel USB2.0 JTAG, Wurzel SMA-Verbindungsstück Rf-Kabels 4.

 

Leistungsvergleichtabelle von FPGA der Ethernet-Anschluss Reihe und X Reihe

  USRP-LW N210 USRP-LW X310
FPGA Spartan3XC3SD3400A Kintex 7 -410T
Logik-Zellen 53k 406k
Gedächtnis Kb 2.268 Kb 28.620
Multilliers 126 1540
Taktfrequenz 100 MHZ 200 MHZ

SyreamingBandwith

pro den Kanal (16-Bit)

25 MS/s 200 MS/s

 

 

TheUSRP-LW 2940 bietet eine Vielzahl von Hochgeschwindigkeitsschnittstellen an, um von zu wählen. Auf der Platte des Gerätes, ist der Gigabit Ethernet-Hafen eine der einfachsten und allgemein verwendetsten Weisen anzuschließen. Für Anwendungen mit ausgedehnter Bandbreite und niedriger Latenz, wie PHY-/MACstudien, stellt das X310 eine leistungsfähige Busschnittstelle PCIe x4 für diese deterministische Operation zur Verfügung. Wenn die Anwendung die Netzaufnahme oder -knoten verwendet, die verarbeiten, ist der 10-Gigabit-Hafen die beste Wahl.

 

Das USRP-LW 2940 schließt viele zusätzlichen Eigenschaften ein, die einigen anderen drahtlosen Anwendungen helfen. Zum Beispiel in FPGA-Entwurf, kann das 1GB DDR3 auf dem Motherboard als Datenpufferbetrieb und -Datenspeicherung verwendet werden. Das optionale interne GPSDO liefert Hochpräzisionsfrequenzhinweis, wenn es auf dem GPS-System mit einer Synchronisierungsverzögerung von kleiner als 50ns synchronisiert wird. Erlaubt dem Benutzer, externe Komponenten wie Verstärker und Schalter durch die GPIO-Schnittstelle zu steuern, Stützinput wie Ereignisauslöser und beobachtet ausprüfen Signale. Das USRP-LW 2940 schließt auch einen internen JTAG-Adapter mit ein, der Entwicklern erlaubt, neue FPGA-Bilder leicht zu laden und auszuprüfen.

 

 

 

Kontaktdaten
Wuhan Tabebuia Technology Co., Ltd.

Ansprechpartner: Mr. Chen

Telefon: 18062514745

Senden Sie Ihre Anfrage direkt an uns (0 / 3000)